GUNAWAN, RISNA (2023) PERANCANGAN KENDALI KONVERTER PADA FILTER AKTIF MENGGUNAKAN METODE MODEL PREDICTIVE CONTROL BERBASIS FPGA. Sarjana thesis, Universitas Siliwangi.
Text
1. Cover.pdf Download (231kB) |
|
Text
2. Halaman Pengesahan.pdf Download (512kB) |
|
Text
3. Halaman Pernyataan Orsinalitas.pdf Download (266kB) |
|
Text
4. Halaman Persetujuan Menyerahkan Hak Milik Atas Tugas Akhir Untuk Kepentingan Akademis.pdf Download (475kB) |
|
Text
5. Abstrak.pdf Download (10kB) |
|
Text
6. Kata Pengantar.pdf Download (10kB) |
|
Text
7. Daftar Isi-Daftar Gambar-Daftar Tabel.pdf Download (641kB) |
|
Text
8. BAB I.pdf Download (302kB) |
|
Text
9. BAB II.pdf Download (1MB) |
|
Text
10. BAB III.pdf Download (476kB) |
|
Text
11. BAB IV.pdf Restricted to Repository staff only Download (6MB) |
|
Text
12. BAB V.pdf Restricted to Repository staff only Download (139kB) |
|
Text
13. Daftar Pustaka.pdf Download (252kB) |
Abstract
Keberadaan harmonisa dalam sistem jaringan listrik yang dapat menyebabkan rugi-rugi daya, panas yang berlebih pada trafo, adanya noise atau interferensi pada saluran telekomunikasi, dan terjadinya gangguan kinerja peralatan listrik maupun elektronik. Pemasangan filter aktif dapat mereduksi harmonisa yang terdapat pada sistem berdasarkan arus referensi. Filter aktif terdiri dari rangkaian konverter dan rangkaian kontroler. Pada penelitian ini dibuat sebuah sistem kendali konverter pada filter aktif dengan metode kendali model predictive control (MPC). Metode MPC digunakan sebagai pengendali pensaklaran pada konverter agar konverter dapat menyuplai arus filter sesuai dengan arus referensi. Kendali MPC dibuat dalam blok simulink kemudian di generate dan di upload kedalam perangkat FPGA. Sistem yang dibangun merupakan simulasi FPGA in the Loop (FIL). Pengujian dilakukan pada beban non linier dengan hasil pengujian sebelum pemasangan filter aktif, THDi yang dihasilkan sebesar 28,60% pada setiap fasa nya. Setelah itu dilakukan pemasangan filter aktif pada tiga model kendali yaitu pada model simulink, model konversi dan model FIL. Pada model simulink, harmonisa pada setiap fasa nya secara berurutan dapat di reduksi menjadi 4,30%, 4,19%, dan 4,30%, sementara pada model konversi dan model FIL memiliki hasil yang sama dengan harmonisa pada setiap fasa nya secara berurutan di reduksi menjadi 4,85%, 5,61%, dan 5,63%. Selain itu dilakukan juga pengujian ketahanan pada kendali MPC yang di rancang untuk FPGA untuk dapat mereduksi harmonisa yang terdapat pada sistem dengan hasil rating daya beban maksimal yang dapat diujikan yaitu dibawah 270VA. Kata Kunci : Filter Aktif, Field Programmable Gate Array (FPGA), Harmonisa, MPC
Item Type: | Thesis (Sarjana) |
---|---|
Subjects: | T Technology > T Technology (General) |
Divisions: | Fakultas Teknik > Teknik Elektro |
Depositing User: | Lelis Masridah |
Date Deposited: | 31 Aug 2023 08:30 |
Last Modified: | 31 Aug 2023 08:30 |
URI: | http://repositori.unsil.ac.id/id/eprint/10856 |
Actions (login required)
View Item |